디지털 회로 실험 및 설계 – NE555 Timer 발진회로 응용 실험 1

디지털 회로 실험 및 설계 – NE555 Timer 발진회로 응용 실험 1 Up

디지털 회로 실험 및 설계 - NE555 Timer 발진회로 응용 실험 1.hwp 파일자료 (File).zip

[목차]

1. 실험목표

2. 관련이론

3. 데이터 시트

4. PSpice 시뮬레이션

1. 실험목표
① NE555를 이용한 회로를 구성해본다.
② NE555를 응용한 회로의 동작을 실험해본다.
⚫ 전압 분배기 (연두색)
– 공급 전압 VCC와 접지 GND 사이에 저항 3개로 구성되어 전압 분배 역할을 한다. 이때 저항은 5K옴으로 구성되어 있다. 따라서 위쪽 비교기 기준 전압은 (2/3)VCC가 되고, 아래쪽 비교기의 기준 전압은 (1/3)VCC가 된다.

⚫ 임계값 비교기 (노란색)
– 비교기의 음의 입력에는 (2/3)VCC가 들어가고 양의 입력은 임계값 핀에 연결된다. 양의 입력과 음의 입력을 비교하여 1,0이 출력되고 SR F.F의 R값에 들어가게 된다.

⚫ 트리거 비교기 (빨간색)
– 비교기의 양의 입력에는 (1/3)VCC가 들어가고 음의 입력에는 트리커 핀이 연결된다. 양의 입력과 음의 입력을 비교하여 1,0이 출력되고 SR F.F의 S값에 들어가게 된다.

⚫ 플립플롭 (보라색)
– 타이머 상태를 저장하고 두 개의 비교기에서 받는 S, R값으로 플립플롭에 따른 값을 출력한다. RESET 핀을 언제든지 리셋할 수 있다.

[문서정보]

문서분량 : 9 Page
문서종류 : HWP 문서
파일크기 : 302Kb
태그(#) : #디지털회로실험및설계 #NE555 #Timer #발진회로
자료No(pk) : 23103372

답글 남기기

이메일 주소는 공개되지 않습니다. 필수 필드는 *로 표시됩니다